MODUL II
(PERCOBAAN 1 KONDISI 24)
2. Alat dan Bahan [Kembali]
A. ALAT
a. Jumper
Gambar 1. Jumper
b.Panel DL 2203D
c.Panel DL 2203C
d.Panel DL 2203S
Gambar 2. Modul De Lorenzo
B. BAHAN (PROTEUS)
a. IC 74Ls112(JK filp flop)
Gambar 3. IC 74LS112
b. IC 7404
c. IC 7432
d. Power DC
3. Rangkaian Simulasi [Kembali]
Sebelum simulasi:
4. Prinsip Kerja Rangkaian [Kembali]
Pada rangkaian kali ini kita menggunakan Modul d'Lorenzo dimana kondisinya yaitu :
- Input B0 kita sambungkan ke input R pada J-K dan D Flip Flop
- Input B1 kita sambungkan ke input S pada J-K dan D Flip Flop
- Input B2 kita sambungkan ke input J pada J-K Flip Flop
- Input B3 kita sambungkan ke input CLK pada J-K Flip Flop
- Input B4 kita sambungkan ke input K pada J-K Flip Flop
- Input B5 kita sambungkan ke input D pada D Flip Flop
- Input B6 kita sambungkan ke input CLK pada D Flip Flop
lalu kita hubungkan VCC dan ground agar rangkaian agar ada power yang menjalankan rangkaian.
- D Flip Flop
Dalam rangkaian flip-flop D yang ditunjukkan di sebelah kiri, pertama-tama kita melihat masukan S dan R karena merupakan prioritas masukan. Input S dan R sendiri aktif rendah, sehingga akan aktif ketika menerima input 0, tetapi dalam situasi ini, nilai input yang kita masukkan akan menjadi 1, sehingga kita dapat mengabaikan input S dan R dan membayar perhatian . ke masukan D. . dan kaki jam. Dan hasilnya mengikuti tabel kebenaran D Flip Flop
- J-K Flip Flop
Dalam rangkaian flip-flop J-K yang ditunjukkan di sebelah kanan, pertama-tama kita melihat masukan S dan R karena merupakan prioritas masukan. Input S dan R sendiri aktif low, sehingga aktif ketika menerima input 0, tetapi dalam situasi ini nilai input yang kita masukkan adalah 1, jadi kita dapat mengabaikan input S dan R dan memperhatikan masukan J, K dan clock. Dan hasilnya mengikuti tabel kebenaran D Flip Flop
5. Video Rangkaian [Kembali]
6. Analisa [Kembali]
1. Kenapa input B2-B6 don't care pada percobaan 1. Jelaskan alasannya!
Jawaban:
Merujuk pada input B1(S) dan B0(R). Dimana pada percobaan yang pertama B1 (S) bernilai 1 maka output nya bernilai 0. Karena pada J-K flip-flop dan D flip-flop akan aktif saat berlogika 1, dimana terjadi active low pad a J-K dan D flip-flop.
Pada percobaan ke-2, B1(S) bernilai 0 dan B0(R) bernilai 1 . Disini B1(S) adalah 0, aktif karena aktif low (aktif saat berlogika 0 sehingga Q dari B1 bernilai 1. Untuk B0(R) adalah 1, karena seharusnya B0 dapat aktif juga jika berlogika 0. Maka B0(R) akan mereset output sehingga menghasilkan nilai 0
Jadi, alasannya adalah karena input prioritas yaitu R dan S (keduanya) tidak berlogika 1 atau salah satunya ada berlogika 0, maka input apapun tidak akan berpengaruh
2. Apa saja kondisi yang menyebabkan output J-K flip flop dan D flip flop bernilai 1. Jelaskan alasannya
Jawaban:
a. J-K flip-flop
Pada percobaan ke-2: B1 bernilai 0 (aktif low) maka outputnya adalah 1
Pada percobaan ke-3: B1 bernilai 0 (aktif low), menandakan input tersebut tersebut aktif
Pada percobaan ke-6:
B1 bernilai 1 dan B0 bernilai 1. Maka outputnya adalah 1
b. D flip-flop
Pada percobaan ke-2: B0 bernilai 0 (aktif low), menandakan input tersebut tersebut aktif atau berlogika 1
Pada percobaan ke-3: B0 bernilai 0 (aktif low), menandakan input tersebut tersebut aktif
Jadi, pada J-K dan D flip-flop outputnya akan berlogika 1 saat input aktif low
3. Jika input B1 dihubungkan ke clock dan B0 ke ground apa yang terjadi. Jelaskan
Jawaban: Saat B1 dihubungkan ke clock dan B0 ke ground pada Q tidak stabil, atau tidak tetap
Di sini input B0 dihubungkan ke ground di mana input B0 secara konstan memiliki nilai logika 0. Dalam keadaan seperti ini input T pada flip-flop mungkin tidak akan berfungsi dengan benar
7. Link Download [Kembali]
Download Rangkaian disini
Download Html disini
Download video disini
Download Datasheet IC7474 disini
Download Datasheet IC74LS112 disini
Download Datasheet Switch disini
Tidak ada komentar:
Posting Komentar