Senin, 05 Juni 2023

MODUL II: TUGAS PENDAHULUAN 1

Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan 1 dengan ketentuan input B0=1, B1=1, B2=0, B3=clock, B4=1, B5=1, B6=1 led diganti logicprobe 

2. Gambar Rangkain Simulasi [Kembali]

Sebelum dijalankan: 


Setelah dijalankan: 


3. Video Simulasi [Kembali]



4. Prinsip Kerja Rangkaian [Kembali]

Pada percobaan 1 dengan ketentuan input B0=1, B1=1, B2=0, B3=clock, B4=1,
B5=1, B6=1 led diganti logicprobe. Pada rangkaian kali ini terdapat komponen yaitu Switch, vcc, D Flip-Flop, J-K Flip- Flop, Sinyal Clock, dan Ground
  1. J-K Flip- Flop:
Dalam rangkaian flip-flop J-K yang ditunjukkan di sebelah kanan. JK-flip flop dimana pada rangkaian ini kaki reset dihubungkan pada switch B0 , kaki set pada switch B1, kaki J pada B2 , kaki K pada B4 , selanjutnya pada kaki CLK dipasang DC Clock. Hal pertama yang kita lihat yaitu input prioritas yang mana berupa S dan R. Input S dan R sendiri aktif low, sehingga  aktif ketika menerima input 0, tetapi dalam situasi ini kita mengatur nilai input menjadi 1 sehingga kita dapat mengabaikan input S dan R  dan  memperhatikan input J, K, dan Clock. 

Pada kondisi ini, inputan J kita bernilai 0 dan inputan K bernilai 1, maka dapat kita lihat ouputnya sendiri nilai Q nya bernilai 0 dan Q' bernilai 1, Hal ini sesuai dengan tabel kebenaran J-K flip flop.

        2.  D Flip- Flop:

Pada rangkaian D flip flop seperti pada gambar bagian kiri. Pada Rangkaian D Flip Flop, terdapat 1 inputan yaitu kaki B yang dipasangkan dengan B5, kaki set B1 , kaki reset dipasangkan dengan B0 dan CLK dengan B6. Pertama- tama kita melihat inputan R dan S karena R dan S adalah input prioritas. Input S dan R sendiri bersifat active low sehingga akan aktif apabila diberikan inputan 0, namun pada kondisi kali ini nilai input yang kita masukkan adalah 1 sehingga input S dan R dapat kita abaikan dan kita memperhatikan inputan dari kaki D dan clock. 

Dalam situasi ini nilai input D adalah 1 dan clock bergantian, dapat dilihat dari tabel kebenaran bahwa ketika nilai input D adalah 1,  output yang dihasilkan Q adalah 1 dan Q' adalah nol. Ini cocok dengan tabel kebenaran yang ada.


5. Link Download [Kembali]
Download Rangkaian disini
Download Html disini 
Download video disini
Download Datasheet IC7474 disini
Download Datasheet IC74LS112 disini 
Download Datasheet Switch disini 


Tidak ada komentar:

Posting Komentar

Entri yang Diunggulkan

Modul 4 [menuju akhir] [KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Pendahuluan 2. Tujuan 3. Alat dan Bahan 4. Dasar Teori 5. Percobaan Percob...